Grafik für CPCI Backplanes sekundär, Systemslot rechts in Schroff - Europa, Mittlerer Osten, Afrika und Indien
+/- Zum Zoomen den Mauszeiger über das Bild halten

CPCI Backplanes sekundär, Systemslot rechts

  • Konform zu: PICMG 2.0 R3.0 CompactPCI Core Specification, PICMG 2.1 R2.0 Hot Swap Specification, PICMG 2.9 R1.0 System Management Bus Specification, PICMG 2.10 R1.0 Keying Specification
  • Sekundäre Backplane zum Einsatz hinter der Bridge
  • Sekundäre Backplanes können auch als tertiäre Backplanes verwendet werden. Änderungen der Geographischen Adresse, siehe User Manual
Beschreibung

Spezifikation:

CompactPCI
Artikel
Katalognummer Slotanzahl Breite mm Systemslot Rear I/O Beschreibung Höhe HE
23006-824 4 80.0 rechts ja, an P2 32-bit sekundär CompactPCI BP 3
23006-827 7 141.0 rechts ja, an P2 32-bit sekundär CompactPCI BP 3